integer.h 3.6 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115
  1. /// @ref simd
  2. /// @file glm/simd/integer.h
  3. #pragma once
  4. #if GLM_ARCH & GLM_ARCH_SSE2_BIT
  5. GLM_FUNC_QUALIFIER glm_uvec4 glm_i128_interleave(glm_uvec4 x)
  6. {
  7. glm_uvec4 const Mask4 = _mm_set1_epi32(0x0000FFFF);
  8. glm_uvec4 const Mask3 = _mm_set1_epi32(0x00FF00FF);
  9. glm_uvec4 const Mask2 = _mm_set1_epi32(0x0F0F0F0F);
  10. glm_uvec4 const Mask1 = _mm_set1_epi32(0x33333333);
  11. glm_uvec4 const Mask0 = _mm_set1_epi32(0x55555555);
  12. glm_uvec4 Reg1;
  13. glm_uvec4 Reg2;
  14. // REG1 = x;
  15. // REG2 = y;
  16. //Reg1 = _mm_unpacklo_epi64(x, y);
  17. Reg1 = x;
  18. //REG1 = ((REG1 << 16) | REG1) & glm::uint64(0x0000FFFF0000FFFF);
  19. //REG2 = ((REG2 << 16) | REG2) & glm::uint64(0x0000FFFF0000FFFF);
  20. Reg2 = _mm_slli_si128(Reg1, 2);
  21. Reg1 = _mm_or_si128(Reg2, Reg1);
  22. Reg1 = _mm_and_si128(Reg1, Mask4);
  23. //REG1 = ((REG1 << 8) | REG1) & glm::uint64(0x00FF00FF00FF00FF);
  24. //REG2 = ((REG2 << 8) | REG2) & glm::uint64(0x00FF00FF00FF00FF);
  25. Reg2 = _mm_slli_si128(Reg1, 1);
  26. Reg1 = _mm_or_si128(Reg2, Reg1);
  27. Reg1 = _mm_and_si128(Reg1, Mask3);
  28. //REG1 = ((REG1 << 4) | REG1) & glm::uint64(0x0F0F0F0F0F0F0F0F);
  29. //REG2 = ((REG2 << 4) | REG2) & glm::uint64(0x0F0F0F0F0F0F0F0F);
  30. Reg2 = _mm_slli_epi32(Reg1, 4);
  31. Reg1 = _mm_or_si128(Reg2, Reg1);
  32. Reg1 = _mm_and_si128(Reg1, Mask2);
  33. //REG1 = ((REG1 << 2) | REG1) & glm::uint64(0x3333333333333333);
  34. //REG2 = ((REG2 << 2) | REG2) & glm::uint64(0x3333333333333333);
  35. Reg2 = _mm_slli_epi32(Reg1, 2);
  36. Reg1 = _mm_or_si128(Reg2, Reg1);
  37. Reg1 = _mm_and_si128(Reg1, Mask1);
  38. //REG1 = ((REG1 << 1) | REG1) & glm::uint64(0x5555555555555555);
  39. //REG2 = ((REG2 << 1) | REG2) & glm::uint64(0x5555555555555555);
  40. Reg2 = _mm_slli_epi32(Reg1, 1);
  41. Reg1 = _mm_or_si128(Reg2, Reg1);
  42. Reg1 = _mm_and_si128(Reg1, Mask0);
  43. //return REG1 | (REG2 << 1);
  44. Reg2 = _mm_slli_epi32(Reg1, 1);
  45. Reg2 = _mm_srli_si128(Reg2, 8);
  46. Reg1 = _mm_or_si128(Reg1, Reg2);
  47. return Reg1;
  48. }
  49. GLM_FUNC_QUALIFIER glm_uvec4 glm_i128_interleave2(glm_uvec4 x, glm_uvec4 y)
  50. {
  51. glm_uvec4 const Mask4 = _mm_set1_epi32(0x0000FFFF);
  52. glm_uvec4 const Mask3 = _mm_set1_epi32(0x00FF00FF);
  53. glm_uvec4 const Mask2 = _mm_set1_epi32(0x0F0F0F0F);
  54. glm_uvec4 const Mask1 = _mm_set1_epi32(0x33333333);
  55. glm_uvec4 const Mask0 = _mm_set1_epi32(0x55555555);
  56. glm_uvec4 Reg1;
  57. glm_uvec4 Reg2;
  58. // REG1 = x;
  59. // REG2 = y;
  60. Reg1 = _mm_unpacklo_epi64(x, y);
  61. //REG1 = ((REG1 << 16) | REG1) & glm::uint64(0x0000FFFF0000FFFF);
  62. //REG2 = ((REG2 << 16) | REG2) & glm::uint64(0x0000FFFF0000FFFF);
  63. Reg2 = _mm_slli_si128(Reg1, 2);
  64. Reg1 = _mm_or_si128(Reg2, Reg1);
  65. Reg1 = _mm_and_si128(Reg1, Mask4);
  66. //REG1 = ((REG1 << 8) | REG1) & glm::uint64(0x00FF00FF00FF00FF);
  67. //REG2 = ((REG2 << 8) | REG2) & glm::uint64(0x00FF00FF00FF00FF);
  68. Reg2 = _mm_slli_si128(Reg1, 1);
  69. Reg1 = _mm_or_si128(Reg2, Reg1);
  70. Reg1 = _mm_and_si128(Reg1, Mask3);
  71. //REG1 = ((REG1 << 4) | REG1) & glm::uint64(0x0F0F0F0F0F0F0F0F);
  72. //REG2 = ((REG2 << 4) | REG2) & glm::uint64(0x0F0F0F0F0F0F0F0F);
  73. Reg2 = _mm_slli_epi32(Reg1, 4);
  74. Reg1 = _mm_or_si128(Reg2, Reg1);
  75. Reg1 = _mm_and_si128(Reg1, Mask2);
  76. //REG1 = ((REG1 << 2) | REG1) & glm::uint64(0x3333333333333333);
  77. //REG2 = ((REG2 << 2) | REG2) & glm::uint64(0x3333333333333333);
  78. Reg2 = _mm_slli_epi32(Reg1, 2);
  79. Reg1 = _mm_or_si128(Reg2, Reg1);
  80. Reg1 = _mm_and_si128(Reg1, Mask1);
  81. //REG1 = ((REG1 << 1) | REG1) & glm::uint64(0x5555555555555555);
  82. //REG2 = ((REG2 << 1) | REG2) & glm::uint64(0x5555555555555555);
  83. Reg2 = _mm_slli_epi32(Reg1, 1);
  84. Reg1 = _mm_or_si128(Reg2, Reg1);
  85. Reg1 = _mm_and_si128(Reg1, Mask0);
  86. //return REG1 | (REG2 << 1);
  87. Reg2 = _mm_slli_epi32(Reg1, 1);
  88. Reg2 = _mm_srli_si128(Reg2, 8);
  89. Reg1 = _mm_or_si128(Reg1, Reg2);
  90. return Reg1;
  91. }
  92. #endif//GLM_ARCH & GLM_ARCH_SSE2_BIT